日本久章草在线一区二区三区,久久精品视频5,樱桃视频污在线观看,窝蝌蚪免费精品视频

電子方案開發供應鏈平臺
一鍵發布任務
獲取驗證碼
返回

發布成功


贊賞作者

贊賞金額:

  • ¥2
  • ¥5
  • ¥10
  • ¥50
  • ¥100
  • ¥200

支付金額:5

支付方式:

微信支付

贊賞成功!
你的贊賞是對作者最大的肯定~?

當前位置 : 首頁 > 方案訊 > 方案訊詳情
JTAG Live支持含各種RISC和DSP核的SoC調試
發布時間:2012-03-22 閱讀量:862 來源:我愛方案網 作者:

新聞事件:
    *  JTAG 宣布JTAG Live增加一系列新的完整的調試工具
事件影響:
    *  CoreCommander工具使工程師激活一系列流行的核的OCD模式
    *  CoreCommander工具支持ARM、Cortex、X-Scale、PowerPC、TriCore等

JTAG 科技公司近日宣布JTAG Live增加一系列新的完整的調試工具,供使用各種RISC和DSP核的DSP和微處理器系統的調試之用。運用JTAG Live CoreCommander,工程師可以激活一系列流行的核的片上調試(OCD)模式,有效地進行“以核為中心"的測試。

如今,許多器件里面都有JTAG(IEEE 1149.1標準)邊界掃描寄存器(BSR),廣泛用于數字和混合信號設計的測試接入,然而,仍然有數量可觀的微處理器和DSP的邊界掃描測試寄存器不足甚至根本就沒有。對于電子測試工程師來講,當他們想用其他方測試處理器或者測試有關的各種外設設備時,這個狀況“令人感到沮喪”。

對于診斷包含“死核"的電路板的故障,不論是設計調試還是修理,CoreCommander軟件都是理想的工具,因為它不需要用電路板上的代碼來設置存儲器的讀出和寫入。在生產過程的測試中,邊界掃描寄存器不足的器件也可以更好地利用起來,因為運用CoreCommander實現的功能提高了故障覆蓋率。由于CoreCommander是在Python的基礎上研制出來的,它完美地彌補了JTAG科技公司的Script產品,能夠訪問ADC和DAC這類模擬部件,并且可以對整個邊界掃描器件進行同步測試。

這個解決方案利用其中的處理器核的內置仿真/調試功能對關鍵的處理器核進行控制,是測試工程師設計的工具,供測試工程師使用,現在供貨。由于JTAG CoreCommander有兩種運作方式,即“互動模式"和“Python嵌入模式",可以很快學會,而且容易使用。

•互動模式 – 使用者可以從一項設計中選擇它支持的器件,并用“手動”方式選擇寄存器訪問命令或者從互動窗口并通過它支持的控制器針對目標設計進行存儲器數據的讀出和寫入。指令序列可以從交互式窗口輸出,并且作為Python 腳本的一部分重放。

•Python嵌入模式-使用JTAG 科技公司的Script 產品中的類似結構,CoreCommander的功能可以嵌入到Python代碼中,建立可重復使用的測試模塊,用于特定的測試。

為用戶提供例子,用戶可以通過核的運作對RAM進行測試,或者建立閃存編程功能。

文章評論

您需要登錄才可以對文章進行評論。

沒有賬號?立即注冊

最新活動
意見反饋
取消